自 2010 年完成 PCI Express 3.0 标准的制定工作之后,PCI 特别兴趣小组(PCI-SIG)又在 2017 年底发布了 PCIe 4.0 标准,将 PCIe 3.0 的带宽翻了一倍。然而 PCIe 4.0 发布才不到两年,该小组又决定加速推进 PCIe 5.0 的制定工作了。最新消息是,PCI-SIG 刚刚完成了 PCIe 5.0 规范制定工作。

5s制定标准:5.0标准制定工作(1)

(题图 via AnandTech)

尽管 PCIe 4.0 才刚刚在消费级主板(AMD 锐龙 3000 处理器 / X570 芯片组)上出现,但 PCIe 5.0 却在短短两年时间内,将 PCI Express 的硬件理论带宽又一次翻倍。

作为 PCIe 4.0 标准的简单扩展,PCIe 5.0 已能够实现 64GB/s 的数据传输(x16 插槽)。即便是最小细分规格的 PCIe 5.0 x1 接口,也能够实现 4GB/s 的传输速率。

5s制定标准:5.0标准制定工作(2)

对于设备制造商来说,PCIe 5.0 的更高传输速率,使得它们能够以更少的通道来满足实际的使用需求,为未来设计带来更简单的平衡。

例如,以太网(Ethernet)和固态硬盘(SSD)等较慢的硬件,可以通过更少的 PCIe 通道来实现。此外 PCIe 5.0 的物理层,能够成为将来实现其它互联的基石。

值得一提的是,英特尔即将推出的 Compute eXpress Link(CXL)高速缓存一致性互联架构,也将基于 PCIe 5.0 打造。

5s制定标准:5.0标准制定工作(3)

当然,鉴于 PCIe 4.0 从标准制定完成到消费级产品的面世,中间都隔了差不多 2 年时间。想要让信号复杂度更高的 PCIe 5.0 走入寻常百姓家,显然可能需要更多的时间。

即便 PCIe 5.0 能够快速完成开发周转,我们也不大可能在 2021 年前接触到相关产品。

最后,PCI-SIG 将于 6 月 18 日举办年度开发者大会,届时我们有望获悉更多有关 PCIe 5.0 的安排。

,